中端FPGA和片上系(xi)(xi)(xi)統(tong)(SoC)FPGA對于(yu)將(jiang)計(ji)算(suan)機(ji)工(gong)作(zuo)負載轉移到網(wang)絡邊(bian)緣發(fa)揮著重要(yao)作(zuo)用。Microchip Technology Inc.(美(mei)國微(wei)芯(xin)科(ke)技(ji)公司)憑借其(qi)屢獲殊榮的(de)(de)FPGA幫助(zhu)推(tui)動(dong)了(le)這一轉變,現又推(tui)出首款基(ji)于(yu)RISC-V的(de)(de)FPGA,其(qi)能效是同(tong)類(lei)中端FPGA的(de)(de)兩倍,并具有同(tong)類(lei)最佳(jia)的(de)(de)設計(ji)、操作(zuo)系(xi)(xi)(xi)統(tong)和解決(jue)方案(an)生(sheng)態系(xi)(xi)(xi)統(tong)。Microchip將(jiang)在2022年RISC-V峰(feng)會(hui)上展示該解決(jue)方案(an),并預覽其(qi)PolarFire 2 FPGA硅平臺(tai)和基(ji)于(yu)RISC-V的(de)(de)處理器子系(xi)(xi)(xi)統(tong)及軟件套件路線圖。Microchip還(huan)將(jiang)討論其(qi)正在為美(mei)國航(hang)空(kong)航(hang)天(tian)局和航(hang)空(kong)航(hang)天(tian)及國防工(gong)業開發(fa)的(de)(de)基(ji)于(yu)RISC-V的(de)(de)高性能航(hang)天(tian)計(ji)算(suan)(HPSC)處理器。

Microchip FPGA業務部營銷副總裁Shakeel Peera表示:“Microchip是第一家為高能效邊緣計算領域提供FPGA的公司,也是第一家將支持RISC-V開放式指令集架構的SoC FPGA投入量產的公司。在今年的峰會上,我們非常高興能夠展示已做好投產準備的PolarFire SoC系列、合作伙伴生態系統以及針對當今能耗敏感邊緣計算系統的解決方案。此外,我們還將通過公布路線圖披露接下來的發展方向,以實現15倍計算能力的提升。”
PolarFire FPGA和PolarFire SoC系列已經在中端市場提供了業界最佳的熱效和能效。該系列為在小尺寸中部署具有高計算性能的系統進行了優化,在工業成像、機器人、人工智能醫療系統和智(zhi)(zhi)能(neng)國(guo)防及航空航天系統等(deng)應用(yong)中減少(shao)了功率(lv)受限系統的(de)尺寸和重量(liang)。PolarFire 2系列將進一步(bu)提高(gao)性(xing)能(neng)和能(neng)效(xiao)曲線(xian),并增加新(xin)的(de)基于RISC-V的(de)高(gao)性(xing)能(neng)計算(suan)元件。它還包括(kuo)一個設計工具集,采取了全新(xin)的(de)系統開發方法,不需要智(zhi)(zhi)能(neng)算(suan)法開發人員了解底層FPGA硬件的(de)復(fu)雜(za)性(xing),從而釋(shi)放了FPGA和SoC FPGA的(de)全部(bu)潛力。
Microchip還將(jiang)展示其(qi)Mi-V解決(jue)(jue)方(fang)案生態(tai)系統(tong),用(yong)于(yu)支持基(ji)于(yu)RISC-V的解決(jue)(jue)方(fang)案協議棧開發。它適用(yong)于(yu)90%以上的商(shang)業和開源(yuan)操作系統(tong)(OS)和實時操作系統(tong)(RTOS)軟件包,還包括Microchip及(ji)其(qi)Mi-V生態(tai)系統(tong)合作伙伴(ban)提供的其(qi)他軟件、中間件和固件產品。
RISC-V峰(feng)會(hui)(hui)與會(hui)(hui)者可(ke)(ke)在(zai)2022年12月(yue)13日(ri)至14日(ri)在(zai)加利福尼亞州圣何塞McEnery會(hui)(hui)議中心2號館PG5號展(zhan)位參觀Microchip的(de)PolarFire系(xi)列和Mi-V生(sheng)態系(xi)統、PolarFire 2系(xi)列和設計工具(ju)套件預覽(lan),以及(ji)HPSC產品。與會(hui)(hui)者在(zai)峰(feng)會(hui)(hui)期間可(ke)(ke)通過以下演講活(huo)動了解關于(yu)Microchip的(de)更多(duo)信息(xi):
Microchip FPGA副(fu)總裁Bruce Weyer將(jiang)于12月13日11:00至11:10在3號廳(ting)發表題(ti)為“聚(ju)焦RISC-V:Microchip的(de)(de)(de)RISC-V之旅,實現(xian)從邊(bian)緣(yuan)計算到Solar系統邊(bian)緣(yuan)的(de)(de)(de)創新(xin)”的(de)(de)(de)演講。
12月14日上午9:40至(zhi)9:55在3號廳發表題為“RISC-V賦(fu)能高性能航天計算”的演講。